日本亚洲中文字无码-中文韩国午夜理伦三级好看-亚洲精品一品区二品区三区-成人午夜精品久久久久久久

耐智電子,電子元器件采購
電子元器件采購首選的IC供應(yīng)商
耐智電子幫助您解決電子元器件采購難題
  • AMS
  • Qorvo
  • Hynix
  • TDK
  • Microchip
  • Bourns
  • Lite-ON
  • Ramtron
  • IDT
  • Torex
  • Microsemi
  • CSR
  • Sanken
  • Renesas
  • Intersil
  • Vishay
  • MTK
  • Dialog
  • ROHM
  • IR
  • Xilinx推出 ISE 12 軟件設(shè)計套件
    編輯:Xilinx代理 [ 2014/12/1 ] 文章來源:Xilinx官網(wǎng)
    Xilinx推出 ISE 12 軟件設(shè)計套件Xilinx, Inc. (NASDAQ:XLNX) )日前推出 ISE 12 軟件設(shè)計套件,實現(xiàn)了具有更高設(shè)計生產(chǎn)力的功耗和成本的突破性優(yōu)化。ISE 設(shè)計套件首次利用“智能”時鐘門控技術(shù),將動態(tài)功耗降低多達 30%。此外,該新型套件還提供了基于時序的高級設(shè)計保存功能、為即插即用設(shè)計提供符合 AMBA 4 AXI4 規(guī)范的 IP 支持,同時具備第四代部分重配置功能的直觀設(shè)計流程,可降低多種高性能應(yīng)用的系統(tǒng)成本。
    在為所有 Xilinx Virtex-6 和 Spartan-6 FPGA 產(chǎn)品系列提供全面生產(chǎn)支持的同時,ISE 12 版本作為業(yè)界唯一一款領(lǐng)域?qū)S迷O(shè)計套件,不斷發(fā)展和演進,可以為邏輯、數(shù)字信號處理(DSP)、嵌入式處理以及系統(tǒng)級設(shè)計提供互操作性設(shè)計流程和工具配置。此外,賽靈思還在 ISE 12 套件中采用了大量軟件基礎(chǔ)架構(gòu),并改進了設(shè)計方法,從而不僅可縮短運行時間,提高系統(tǒng)集成度,而且還能在最新一代器件產(chǎn)品系列和目標設(shè)計平臺上擴展 IP 互操作性。
    賽靈思 ISE 設(shè)計套件高級市場營銷總監(jiān) Tom Feist 指出:“賽靈思 FPGA 為各種應(yīng)用和市場領(lǐng)域成千上萬的設(shè)計人員提供創(chuàng)新平臺。設(shè)計人員在他們的新一代產(chǎn)品中繼續(xù)不斷地采用賽靈思的 FPGA,因為借助我們的產(chǎn)品,他們能在縮減系統(tǒng)成本、降低功耗以及提高性能等要求方面實現(xiàn)最佳平衡。ISE 12 設(shè)計套件專門為滿足設(shè)計者的上述目標進行了優(yōu)化,包括通過功耗和成本方面的軟件創(chuàng)新,最大限度地發(fā)揮 Virtex-6 與 Spartan-6 器件及平臺的功能,并且顯著提高了整體設(shè)計生產(chǎn)力。”
    智能自動化實現(xiàn)功率優(yōu)化
    ISE 12 設(shè)計套件推出了 FPGA 業(yè)界首款帶自動化分析與精細粒度(邏輯切片)優(yōu)化功能的智能時鐘門控技術(shù)。該功能專為減少轉(zhuǎn)換次數(shù)而開發(fā),而轉(zhuǎn)換次數(shù)正是降低數(shù)字設(shè)計動態(tài)功耗的主要因素。上述技術(shù)的工作原理是,利用一系列獨特的算法來分析設(shè)計方案,以檢測每個 FPGA 邏輯切片中轉(zhuǎn)換時不改變下游邏輯和互聯(lián)的順序元件(即“轉(zhuǎn)換”)。該軟件生成的時鐘啟用邏輯會自動關(guān)閉邏輯切片級不必要的活動,避免關(guān)閉整個時鐘網(wǎng)絡(luò),這樣可以節(jié)省大量的功耗。
    生產(chǎn)力更高,性能更強
    ISE 12 設(shè)計套件的高級設(shè)計保存功能使設(shè)計人員能夠通過可重復(fù)使用的時序結(jié)果快速實現(xiàn)設(shè)計時序收斂。設(shè)計人員不僅能將設(shè)計方案進行分區(qū),集中精力滿足關(guān)鍵模塊所需的時序功能,而且還可在進行其他部分的設(shè)計工作時將這些模塊鎖定,以保存其布局布線。為推出即插即用型 FPGA 設(shè)計,賽靈思正對開放式 ABMA 4 AXI4 互聯(lián)協(xié)議上的 IP 接口進行標準化,這既簡化了賽靈思及第三方供應(yīng)商提供的 IP集成工作,同時最大限度地提高了系統(tǒng)性能。為了高效映射于 FPGA 架構(gòu),賽靈思還與 ARM 公司共同定義了 AXI4、AXI4-Lite 和 AXI4-Stream 規(guī)范。
    部分重配置降低成本
    桑迪亞國家實驗室(Sandia National Laboratories)嵌入式系統(tǒng)工程師 Jonathon Donaldson 指出:“中國最大的賽靈思代理商是哪家?部分重配置功能對太空應(yīng)用非常重要,它不僅能支持設(shè)備在軌‘升級’,而且還能大幅減少對抗輻射非易失存儲器的需求,這種存儲器通常非常昂貴而密度較低。自從部分重配置技術(shù)隨賽靈思 FPGA 誕生以來,我們就一直使用這種技術(shù),而且對工具的質(zhì)量改進很滿意。有關(guān)工具非常實用,幾乎適用于各種情況。ISE 設(shè)計套件最新版本則讓這些工具更加方便易用。”
    部分重配置技術(shù)能在不中斷其它邏輯工作的情況下下載部分 bit 文件,從而動態(tài)修改 FPGA 邏輯塊。ISE 設(shè)計套件 12 采用直觀接口,以及與用戶熟悉的標準 ISE 設(shè)計流程緊密結(jié)合的簡化設(shè)計方法,從而使部分重配置技術(shù)能夠輕松運用于賽靈思 FPGA 器件中。ISE 部分重配置流程現(xiàn)在使用同樣的業(yè)經(jīng)驗證的賽靈思工具和方法,滿足時序收斂、設(shè)計管理與平面規(guī)劃以及設(shè)計保存的需求。
    由于支持第四代“即時”部分重配置技術(shù),設(shè)計人員能在盡可能小型化的器件中集成多種高級應(yīng)用,從而大幅降低系統(tǒng)成本與功耗。新一代有線光學(xué)傳輸網(wǎng)絡(luò)(OTN) 解決方案的開發(fā)人員實施一個 40G 多端口復(fù)用轉(zhuǎn)換器接口,相對于不支持部分重配置的器件而言所需的資源減少了三分之一(參見 2010 年 3 月 16 日的新聞稿)。包括軟件無線電在內(nèi)的眾多其它應(yīng)用也受益于賽靈思 FPGA 按需重配置功能所提供的更高靈活性優(yōu)勢。
    相關(guān)閱讀
  • Xilinx | 集成電路配件
    XCMECH-FFG665
  • ADI | DC-DC開關(guān)穩(wěn)壓器芯片
    ADP2102YCPZ-3-R7
  • Murata | 鐵氧體磁珠和芯片
    BL02RN1R2Q1A
  • SiliconLabs | 線性比較器芯片
    TSM932CUA+
  • 深圳市耐智電子有限公司 - 幫助您解決電子元器件采購難題!

    一手貨源 + 專注現(xiàn)貨 + 極具競爭力的價格 + 大小批量出貨 = 您最信賴的IC供應(yīng)商伙伴!